Distributed Arithmetic Based Sequential Fuzzy Processor
| dc.contributor.author | Olea Salgado, David Camilo | spa |
| dc.contributor.author | Gaona Barrera, Andrés Eduardo | spa |
| dc.contributor.author | Melgarejo Rey, Miguel Alberto | spa |
| dc.date | 2008-11-30 | |
| dc.date.accessioned | 2019-09-19T21:38:32Z | |
| dc.date.available | 2019-09-19T21:38:32Z | |
| dc.description | This article presents the design and validation of a Mamdani type hardware fuzzy inference system with two inputs, 16 rules and one output. Fuzzy inference engine of this system works sequentially in order to optimize hardware resources. Defuzzification stage is novel due to it is based on a distribute arithmetic approach. Systemss architecture can be modified by means of a high level software tool. | en-US |
| dc.description | Este artículo presenta el diseño y validación de un sistema de inferencia difusa tipo Mamdani de dos entradas, 16 reglas y una salida, orientado a implementación en celdas lógicas programables. El motor de inferencia del sistema opera secuencialmente con el fin de optimizar recursos lógicos de la arquitectura. La etapa de defusificación del sistema es de tipo novel dado que se emplea el esquema de Aritmética Distribuida Paralela. La arquitectura puede ser modificada por medio de una herramienta software de alto nivel. | es-ES |
| dc.format | application/pdf | |
| dc.format | text/html | |
| dc.identifier | https://revistas.udistrital.edu.co/index.php/reving/article/view/2855 | |
| dc.identifier | 10.14483/23448393.2855 | |
| dc.identifier.uri | http://hdl.handle.net/11349/19720 | |
| dc.language | spa | |
| dc.publisher | Universidad Distrital Francisco José de Caldas | en-US |
| dc.relation | https://revistas.udistrital.edu.co/index.php/reving/article/view/2855/4152 | |
| dc.relation | https://revistas.udistrital.edu.co/index.php/reving/article/view/2855/4153 | |
| dc.source | Ingeniería; Vol 8 No 1 (2003): January - June; 71-75 | en-US |
| dc.source | Ingeniería; Vol. 8 Núm. 1 (2003): Enero - Junio; 71-75 | es-ES |
| dc.source | 2344-8393 | |
| dc.source | 0121-750X | |
| dc.subject | Fuzzy logic | en-US |
| dc.subject | Fuzzy Hardware | en-US |
| dc.subject | FPGA Design | en-US |
| dc.subject | Distributed Arithmetic. | en-US |
| dc.subject | Lógica Difusa | es-ES |
| dc.subject | Hardware Difuso | es-ES |
| dc.subject | Diseño FPGA | es-ES |
| dc.subject | Aritmética Distribuida. | es-ES |
| dc.subject | Ló | es-ES |
| dc.subject | gica Difusa | es-ES |
| dc.subject | Hardware Difuso | es-ES |
| dc.subject | Diseñ | es-ES |
| dc.subject | o FPGA | es-ES |
| dc.subject | Aritmé | es-ES |
| dc.subject | tica Distribuida. | es-ES |
| dc.title | Distributed Arithmetic Based Sequential Fuzzy Processor | en-US |
| dc.title | Sistema de inferencia difusa secuencial basado en aritmética distribuida | es-ES |
| dc.type | info:eu-repo/semantics/article | |
| dc.type | info:eu-repo/semantics/publishedVersion | |
| dc.type.coar | http://purl.org/coar/resource_type/c_6501 |
