Melgarejo Rey, Miguel Alberto2019-09-192019-09-19http://hdl.handle.net/11349/19520This paper presents the modeling, design and probe of a FPGA-based digital average filter. PLD-based hardware implementation is recommended due to average filters use simple computational operations. The filter was used into a discrete time control system in order to reduce AWGN.En este artículo se presenta el proceso de modelado, diseño y prueba para una estructura de filtrado digital promedio basado en FPGA. Se hace énfasis en la metodología de desarrollo sobre hardware, debido a que las operaciones de computo requeridas por esta clase de filtros se adaptan fácilmente a la arquitectura de las PLDs. Los resultados de este trabajo se aplicaron en la supresión de AWGN en un sistema de control discreto.application/pdftext/htmlDigital filtersADFFPGA.Filtros digitalesADFFPGAFiltros digitalesADFFPGA.Development of a fpga based average digital filterDesarrollo de un filtro digital promedio en fpgainfo:eu-repo/semantics/article